心得体会,60进制计数器课程设计心得体会

 60 进制计数器课程设计心得体会 60 进制计数器课程设计心得体会 60 进制计数器课程设计 姓名:∧∧∧∧学号:\\\\\\\\\\\\\\班级:应电 1001 班实训地点:南实训楼 2418 指导教师:杨旭、张楠时间:xx、5、28-xx、6、1 目录 1 、 计 数 器 的 概述·························································· · 32 、 六 十 进 制 计 数器·························································· · · 42.1 设 计 要求··········································42.2 设计方案框架图···········································43、六十进制计 数 器 设 计 描述···········································53.1 设计的思路···········································53.2 设计的实现···········································7 4 、 六 十 进 制 计 数 器 的 仿 真 设 计 与 仿 真 的 结果······················104.1 基本电路分析仿真设计··········································114.2 计数器电路的仿真的结果·····································125、心得体会·········································136、参考文

 献······························13 1、计数器概述 计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有 RS 触发器、T 触发器、D 触发器及 JK 触发器等。计数器在数字系统中应用广泛,如在电子计算机的控制器中对指令地址进行计数,以便顺序取出下一条指令,在运算器中作乘法、除法运算时记下加法、减法次数,又如在数字仪器中对脉冲的计数等等。

 在数字电子技术中应用的最多的时序逻辑电路。计数器不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。但是并无法显示计算结果,一般都是要通过外接LCD 或 LED 屏才能显示。计数器的种类 1.按照计数器中的触发器是否同时翻转分类,可将计数器分为同步计数器和异步计数器两种。2.按照计数过程中数字增减分类,又可将计数器分为加法计数器、减法计数器和可逆计数器,随时钟信号不断增加的为加法计数器,不断减少的为减法计数器,可增可减的叫做可逆计数器。

 2、六十进制计数器 2.1 设计要求 (1)每隔 99s,计数器增 1;能以数字形式显示时间。

 (2)当定时器递增到 59 时,定时器会自动返回到 00 显示,然后继 续计时。整个计数过程中,X1 即发光灯会显示进位信号。

 (3)本设计主要芯片是两个 74LS162 同步十进制计数器,并且由 100HZ,5V 电源供给。

 2.2 方案框架图 使用 100HZ 时钟信号作为计数器的时钟脉冲。根据设计基理可知,计数器初值为 00,按递增方式计数,增到 59 时,再自动返回到 00。此电路可以作为简易数字时钟的分钟显示。下图为 60 进制计数器的总体框图。

 3.1 设计的思路:由单元电路组成。单元电路设计 ⑴六十进制计数器(个位)电路 本电路采用 74LS162 作为十进制计数器,它是一个具有同步清零、同步置数、可以保持状态不变的十进制上升沿计数器。功能表如下 连接方式如图 1:

 ⑵六十进制计数器(十位)电路连接方法如图 2:第二篇、60 进制计数器的设计 60 进制计数器课程设计心得体会 60 进制计加法数器的设计 姓名:李学东 学号:班级:机电 156 一.概述 计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲

 数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器。根据计数器的增减趋势,又分为加法、减法和可逆计数器。还有可预制数和可变程序功能计数器等等。目前,无论是 TTL 还是 CMOS 集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器件。

 计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子产品。如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。

 1.计数器设计目的 1)每隔 1s,计数器增 1;能以数字形式显示时间。

 2)熟练掌握计数器的各个部分的结构。

 3)计数器间的级联。

 4)不同芯片也可实现六十进制。

 2.计数器设计组成 1)用两个 74ls192 芯片和一个与非门实现。

 2)当定时器递增到 59 时,定时器会自动返回到 00 显示,然 后继续计时。

 3)本设计主要设备是两个 74LS160 同步十进制计数器,并且由 200HZ,5V 电源供给。作高位芯片与作低芯片位之间级联。

 4)两个芯片间的级联。

 二.六十进制计数器设计描述 1.设计的思路 1)芯片介绍:74LS192 为加减可逆十进制计数器,CPU 端是加计数器时钟信号,CPD 是减计数时钟信号 RD=1 时 无论时钟脉冲状态如何,直接完成清零功能。RD=0, LD=0 时,无论时钟脉冲状态如何,输入信号将立即被 送入计数器的输出端,完成预置数功能。

 2)十进制可逆计数器 74LS192 引脚图管脚及功能表 3)74LS192 是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下 所示:

 图 5-474LS192 的引脚排列及逻辑符号 (a)引脚排列(b)逻辑符号 图中:为置数端,为加计数端,为减计数端,为非同步进位输出端, 计数器输入端, 为非同步借位输出端,P0、P1、P2、P3 为为清除端,Q0、Q1、Q2、Q3 为数据输出端。

 4)利用两片 74ls192 分别作为六十进制计数器的高位和低位,分别与数码管连接。把其中的一个芯片连接构成十进制计数器,另一个通过一个与门器件构成一个六进制计数器。

 5)如下图:60 进制计数器课程设计心得体会

 2.设计的实现 1)两芯片之间级联;把作高位芯片的进位端与下一级 up 端连接这是由两片 74LS90 连接而成的 60 进制计数器,低位是连接成为一个十进制计数器,它的 clk 端接的是低位的进位脉冲。高位接成了六进制计数器。当输出端为 0101 的时候在下个时钟的上升沿把数据置数成0000 这样就形成了进制计数器,连个级联就成为了 60 进制计第三篇、60 进制计数器课程设计 60 进制计数器课程设计心得体会 60 进 制 计 数 器 设计..........................................................................................................................1 绪论..................................................................................................................................................1 1.1 设 计 背景............................................................................................................................1 1.2 设 计 思想............................................................................................................................1 2 器 件 介绍.................................................................................................................

 .......................2 2.1 电阻....................................................................................................................................2 2.2 电容....................................................................................................................................3 2.3555 秒 发 生器....................................................................................................................3 2.474ls00...............................................................................................................................5 2.574ls90.................................................................................................................................6 2.674ls48.................................................................................................................................7 3 软 件 仿真........................................................................................................................................8 3.1555 仿 真图........................................................................................................................8

 3.260 进 制 仿 真图 ................................................................................................................960 进制计数器课程设计心得体会 3.3 仿 真图...............................................................................................................................9 4 焊 接 方法......................................................................................................................................11 4.1 焊 接 方法..........................................................................................................................11 4.2 注 意 事项.........................................................................................................................12 4.3 调试..................................................................................................................................12 4.4 实 际图..............................................................................................................................13 5 总

 结.............................................................................................................................................14 6 致谢.............................................................................................................................................16 7 参 考 文件.............................................................................................................................17 60 进制计数器设计 60 进制计数器课程设计心得体会 摘要:60 进制计数器的设计是以数电和模电为基础,结合模电里面的置零方法,利用了 555 芯片、74ls00、74ls48、74ls90 以及显示管和各种电阻电容组成的。利用 74ls90 可以实现制数功能,可以单独制成十进制。利用 74ls00(与非门)与 74ls90 可以制成 6 进制,再利用74ls48 和显示管就可以在基于 EWB 的软件平台上完成该设计。本设计采用较为常用的 74 系列芯片,及 555 芯片实现了信号灯与信号脉冲同步实现、同步控制,进而提高了整个系统的稳定性、独立性。在实际生活中我们用 60 进制的有钟表的秒分进制。随着我国科学技术与高科技的发展,对于仪器精度的要求更加的高,为了满足中国高科技的发展需求研究高精度计数器对于我国的航天、电子等业务具有很大的作用. 关键字:60 进制 555 芯片 74ls0074ls4874ls90 绪论

 1.1 设计背景 计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。目前,无论是 TTL 还是 CMOS 集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器件。计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子产品。如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。

 1.2 设计思想 60 进制计数器首先要明白有两个显像管,每隔 1s,计数器增 1,能以数字形式显示时间且当定时器递增到59时,会自动返回到00显示,然后继续计时。整个计数过程中每次增加 1。本设计主要设备是两个74LS90 十进制计数器,并且由 300HZ, 5V 电源供给。

 其基本方案可以以以下图:

 2 器件介绍 2.1 电阻 带有四个色环的其中第一、二环分别代表阻值的前两位数;第三环代表倍率;第四环代表误差。快速识别的关键在于根据第三环的颜色把阻值确定在某一数量级范围内,例如是几点几 K、还是几十几 K 的,再将前两环读出的数”代”进去,这样就可很快读出数来。

 1)熟记第一、二环每种颜色所代表的数。可这样记忆:棕 1,红 2,橙 3,黄 4,绿 5,蓝 6,紫 7,灰 8,白 9,黑 0。这样连起来读,多复诵几遍便可记住。

 记准记牢第三环颜色所代表的阻值范围,这一点是快识的关键。具体是:

 金色:几点几Ω黑色:几十几Ω棕色:几百几十Ω红色:几点几 kΩ橙色:几十几 kΩ黄色:几百几十 kΩ绿色:几点几 MΩ蓝色:几十几 MΩ从数量级来看,整体上可把它们划分为三个大的等级,即:金、黑、棕色是欧姆级的;红橙、黄色是千欧级的;绿、蓝色则是兆欧级的。这样划分一下是为了便于记忆。

 2)当第二环是黑色时,第三环颜色所代表的则是整数,即几,几十,几百 kΩ等,这是读数时的特殊情况,要注意。例如第三环是红色,则其阻值即是整几 kΩ的。

 3)记住第四环颜色所代表的误差,即:金色为 5%;银色为 10%;无色为 20%。60 进制计数器课程设计心得体会 2.2 电容电容(Capacitance)亦称作“电容量”,是指在给定电位差下的电荷储藏量,记为 C,国际单位是法拉(F)。一般来说,电荷在电场中会受力而移动,当导体之间有了介质,则阻碍了电荷移动而使得电荷累积在导体上,造成电荷的累积储存,储存的电荷量则称为电容。电容是电子设备中大量使用的电子元件之一,广泛应用于隔直、耦合、旁路、滤波、调谐回路、能量转换、控制电路等方面。常用的电容有聚酯(涤纶)电容聚酯(涤纶)电容。

 2.3555 秒发生器 (4)555 555 定时器是一种模拟和数字功能相结合的中规模集成器件,555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555 定时器的内部电路框图如 下图所示。

 它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压 VCC/3 和 2VCC/3。

 555 定时器的功能主要由两个比较器决定。两个比较器的输出电压控制 RS 触发器和放电管的状态。在电源与地之间加上电压,当 5 脚悬空时,则电压比较器 C1 的反相输入端的电压为 2VCC/3,C2 的同相输入端的电压为 VCC/3。若触发输入端 TR 的电压小于 VCC/3,则比较器C2 的输出为 0,可使 RS 触发器置 1,使输出端 OUT=1。如果阈值输入端 TH 的电压大于 2VCC/3,同时 TR 端的电压大于 VCC/3,则 C1 的输出为 0,C2 的输出为 1,可将 RS 触发器置 0,使输出为 0 电平。

 它的各个引脚功能如下:

 1 脚:外接电源负端 VSS 或接地,一般情况下接地。

 2 脚:低触发端 3 脚:输出端 Vo 4 脚:是直接清零端。当此端接低电平,则时基电路不工作,此时不

 论 TR、TH 处于何电平,时基电路输出为“0”,该端不用时应接高电平。

 5 脚:VC 为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只 0.01μF 电容接地,以防引入干扰。

 6 脚:TH 高触发端。

 7 脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。

 8 脚:外接电源 VCC,双极型时基电路 VCC 的范围是 4.5~16V,CMOS型时基电路 VCC 的范围为 3~18V。一般用 5V。

 在 1 脚接地,5 脚未外接电压,两个比较器 A1、A2 基准电压分别为的情况下,555 时基电路的功能表如表 6—1 示。

 表 3-1555 定时器的功能表第四篇、数电-课程设计-60 进制计数器 60 进制计数器课程设计心得体会第五篇、60 进制计数器设计 60 进制计数器课程设计心得体会第六篇、60 进制计数器 60 进制计数器课程设计心得体会 电子技术基础实验 课程设计 60 进制计数器 学期:xx(一)

 电自 1418 张垚 xx30xx933

 xx 年 12 月 30 日班级:姓名:

 学号:日期:

 一、实验目的 (一)掌握中规模集成计数器 74LS161 的引脚图和逻辑功能。

 (二)熟悉 555 集成定数器芯片的引脚图。

 (三)利用 74LS161 和 555 定时器构成 60 进制计数器。

 (四)在 Multisim 软件中仿真 60 进制计数器。

 二、实验内容 (一)集成计数器 74LS161 逻辑功能验证。

 (二)用 555 定时器构成多谐振荡器。

 (三)用两片 74LS161 和 555 定时器构成 60 进制计数器。

 三、集成计数器介绍 (一)集成计数器 74LS161 管脚介绍 74LS161 是 4 位二进制同步加法计时器。图 1 为它的管脚排列图,集成芯片 74LS161 的 CLR 是异步清零端(低电平有效),LOAD 是异步预置数控制端(低电平有效)。CLK 是时钟脉冲输入端,RCO 是进位输出端,ENP、ENT 是计数器使能端,高电平有效。A、B、C、D 是数据输入端;QA、QB、QC、QD 是数据输出端。

 图 174LS161 管脚排列图 (二)集成计数器 74LS161 功能介绍 由表 1 可知,74LS161 具有以下功能:

 1.异步清零。当时,无论其他各输入端的状态如何,计数器均被直

 接置“0”。

 2.同步预置数。当且在 CP 上升沿作用时,计数器将 ABCD 同时置入QA、QB、QC、QD,使 QA、QB、QC、QD=ABCD。

 3.保持(禁止)且 ENP、ENT=0 时,无论有无 CP 脉冲作用,计数器都将保持原有的状态不变(停止计数)。

 4 时,74LS161 处于计数状态。

 表 174LS161 功能表 四、用 555 定时器构成多谐振荡器 (一)多谐振荡器的构成 由 555 定时器构成的多谐振荡器如图 1 所示,R1,R2 和 C 是外接定时元件,电路中将高电平触发端(THR 脚)和低电平触发端(TRI 脚)并接后接到 R2 和 C 的连接处,将放电端(DIS 脚)接到 R1,R2 的连接处。

 (二)工作原理 由于接通电源瞬间,电容 C 来不及充电,电容器两端电压为低电平,小于(1/3)Vcc,故高电平触发端与低电平触发端均为低电平,输出为高电平,放电管 V1 截止。这时,电源经 R1,R2 对电容 C 充电,使电压按指数规律上升,当上升到(2/3)Vcc 时,输出为低电平,放电管 V1 导通,把从(1/3)Vcc 上升到(2/3)Vcc 由于放电管 V1 导通,电容 C 通过电阻 R2 和放电管放电,电路进人第二暂稳态,其维持时间的长短与电容的放电时间有关,随着 C 的放电,下降,当下降到(1/3)Vcc 时,输出为高电平,放电管 V1 截止,Vcc 再次对电容 C 充电,电

 路又翻转到第一暂稳态。

 图 2 多谐振荡器 五、用两片 74LS161 和 555 定时器构成 60 进制计数器(一)60 进制计数器工作原理 根据设计基理可知,计数器初值 00,按递增方式计数,增到 59 时,再自动返回到 00。因此,需要使用两片 74LS161 芯片级联的形式来构成六十进制计数器,一片控制个位,为十进制;另一片控制十位,为六进制。利用 74LS161 本身的控制端(完成十进制,在达到 1001(即十进制的九)时),给高位芯片一个脉冲使高位芯片计数加一,同时低位芯片反馈清零,这样反复,直到第二片达到 0110 时第二片自身反馈清零,这样便完成一次 60 进制的计数,且回到初态,两片 74LS161全部反馈清零,继续重复计数。图 1、图 2 分别为 60 进制计数器的工作框图和状态转换图。

 图 360 进制计数器的工作框图 图 460 进制计数器的状态转化图 (二)实施方案 制作 60 进制计数器,先要确定使用芯片个数。74LS161 有 16 个状态,60 进制计数器有 60 个状态,所以就需要两片 74LS161 串连并采用并行进位方式。具体电路连接图见图 3。进行计数功能,将低位片的QD、QA 连接到高位片的 ENP、ENT,同时将低位片的 LOAD、ENP、ENT 管脚和高位片 LOAD 接到 VCC=5V 的电压源上,低位片和高位片CLK 端共同接到时钟脉冲 CP 上。

 U1 为低位片(十进制计数器),U2 为高位片(六进制计数器)。U2从“0000”状态开始,到“1010”状态后,这个状态“1010”通过与非门 U3 使 CLR 为低电平,此时 U1 清零。通过两片 74LS161 同步式连接,使得 U2 中的 ENT、ENP 为高电平,在下一个脉冲到来时,开始计数。U2 有从“0000”状态到“0101”六个状态,下一个状态“0110”通过与非门 U4,使得 U2 的 CLR 为低电平,U2 清零。U1 每 10 个状态,U2 有 1 个状态。所以 LED 从 00 开始计数,显示 59 后,又从 00重新开始。第七篇、60 进制计数器 60 进制计数器课程设计心得体会 xx~xx 学年第二学期 《数字电子技术》 课程设计报告 题目:60 进制计数器设计 专业:10 级电子信息工程 班级:1>;班 姓名:昂秦鲍学贵蔡开立 陈浩陈明明程乐乐 指导教师:冯锁 电气工程系 xx 年 5 月 23 日 1、任务书 摘要

 (1)本课题的意义和完成的主要工作 答:1,首先使我对数电这门课程有了更深的体会,通过对 60 进制计数器的设计使我将以前所学的理论知识运用到实际中去,使用Multisim 软件进行仿真,使我找到了很多以前没有完全理解的知识,通过再次查找资料,我又学会了很多。是学习深化与升华的重要 过程,是对学生综合素质与工程实践的能力培养。在指导教师指导下合作完成 60 进制计数器设计任务,编写符合要求的设计说明书,并正确绘制相关图表。在课程设计中,应综合运用多种学科的理论知识与技能,分析并解决课程设计上的问题。2,本计数器由两个 10 进制计数器构成60进制计数器的接线图,右边的10进制计数器作为个位,左边的 10 进制计数器作为十位。输入端全部接地,计数开始循环一周后通过置位法自动进行归 00,之后再继续循环计数。

 (2)获得了什么重要结论和有何独到见解 答:本次课程设计也反映出很多问题,比如竞争—冒险现象是很常见的,并且消除此现象并不是很容易,尤其是对结构复杂的电路而言,往往消除了一处竞争—冒险现象,又产生了另一处,此问题需要我以后多加注意。

 (3)有价值的理论观点、方法及其前景 答:可以用进制之间的相互转换来实现多进制功能的实现,如本课程设计用了两个 74LS160 同步十进制计数器来实现 60 进制功能。所以对于任何一种逻辑电路与逻辑功能,只要找到其中相互转换的方法与联系,就可以用最普通的芯片与电路来实现复杂多样的电路与逻辑功

 能。

 由于现代社会模拟电子技术基础和数字电子技术基础的高速发展,因而由这技术制造出来的越来越先进,数字钟体积小,安装使用方便,不仅可以作为家用电子钟,而且可以广泛用于车站、体育场馆等公共场所。虽然数字钟的外形和功能不尽相同,但是用于制造数字钟的原理基本上都是一样的。

 目录 第 一 章 设 计 方 案 论证…………………………………………………………4 1.1 选 择 论 证 的 基 本 过程…………………………………………………………4 1.2 设 计 方 案 框图…………………………………………………………………4 第 二 章 单 元 电 路 设计………………………………………………………5 2.1 十 进 制 计 数 器 ( 个 位 )

 电路…………………………………………………5 2.2 十 进 制 计 数 器 ( 十 位 )

 电路…………………………………………………5 2.3555 定 时 器 电路……………………………………………………………6 2.4 置 数 电

 路………………………………………………………………………7 2.5 进 位 电路………………………………………………………………………7 2.6 译 码 显 示 电路…………………………………………………………………7 第 三 章 绘 制 原 理图…………………………………………………………8 第四章测试方法(仿真)…………………………………………………9 第 五 章 测 试 验 证 结 果 与 分析………………………………………………11 5.1 验 证 结果………………………………………………………………………11 5.2 理 论 分析………………………………………………………………………13 第 六 章 设 计 心 得 与 体会……………………………………………………15 参 考 文献…………………………………………………………………………… 16 附 录 I 元 器 件 清单………………………………………………………………17 附录 II答辩记录及评分表…………………………………………………18

 第一章设计方案论证 1.1、选择论证的基本过程 1)每隔 1s,计数器增 1;能以数字形式显示时间。

 2)当定时器递增到 59 时,定时器会自动返回到 00 显示,然后继续计时。整个计数过程 中,LED1 即发光灯会显示进位信号。

 3)本设计主要设备是两个 74LS160 同步十进制计数器,并且由 300HZ,5V 电源供给。

 1.2、设计方案框图 使用 300HZ555 定时器作为计数器的输入信号。根据设计基理可知,计数器初值为 00,按递增方式计数,增到 59 时,再自动返回到 00。此电路可以作为简易数字时钟的分钟显示。图 1.2 为 60 进制计数器的总体框图。

 图 1.2 系统总体框图 第二章单元电路设计 2.1、十进制计数器(个位)电路 本电路采用 74LS160 作为十进制计数器,它是一个具有异步清零、同步置数、可以保持状态不变的十进制上升沿计数器。功能如表 2-1 第八篇、60 进制计数器设计 60 进制计数器课程设计心得体会

 内容仅供参考

推荐访问:心得体会 计数器 课程设计